### IV. Операционные устройства ЭВМ

-Целочисленные арифметико-логические устройства: устройства выполнения логических операций, устройства целочисленного сложения/вычитания, устройства целочисленного умножения, устройства целочисленного деления.

Устройства обработки чисел с плавающей запятой: устройства сложения/вычитания, устройства умножения, устройства деления, устройства вычисления функций.

- Устройства SSE арифметики.

-Операционные устройства состоят из:

Регистров для хранения данных; Шин передачи данных; Комбинационных схем реализации функций;



Организация ЭВМ ИУ6

Устройства целочисленного сложения/вычитания -Накапливающие сумматоры (последовательные).

-Параллельные сумматоры: с последовательным переносом, с параллельным переносом, с условным переносом, с групповой структурой.

#### Схема последовательного сумматора



#### Схема параллельного сумматора с последовательным переносом



#### Схема сумматора с условным переносом



Организация ЭВМ ИУ6

#### Схема параллельного сумматора с параллельным переносом



#### Устройство целочисленного сложения/вычитания



Организация ЭВМ ИУ6

#### Устройства целочисленного умножения

Умножение сводится к последовательному формированию частных произведений и их сложению.

#### По способу формирования частных произведений:

умножение со старших разрядов множителя со сдвигом влево, умножение с младших разрядов множителя со сдвигом вправо.

**По способу накопления частных произведений**: матричные умножители, древовидные умножители.

#### Способы ускорения работы устройств умножения:

- сокращение количества частных произведений;
- обработка нескольких разрядов множителя за такт;
- параллельное вычисление нескольких СЧП;
- конвейеризация умножителей.

Организация ЭВМ

#### Умножение со старших разрядов множителя со сдвигом влево

Старший разряд множителя определяет очередное частное произведение (ЧП), которое складывается с накопленной суммой частных произведений (СЧП). После этого СЧП и множитель сдвигаются на один разряд влево.





**(-)** 2-п разрядный сумматор и шины данных.

Организация ЭВМ ИУ6

30

#### Умножение с младших разрядов множителя со сдвигом вправо



Младший разряд множителя определяет очередное частное произведение (ЧП), которое складывается с накопленной суммой частных произведений (СЧП). После этого СЧП и множитель сдвигаются на один разряд вправо.

| , A           | 1 | 1 | 0 |   |   | 6  |
|---------------|---|---|---|---|---|----|
| ХВ            | 1 | 0 | 1 |   |   | 5  |
| ЧП0           | 1 | 1 | 0 |   |   |    |
| СЧП0          | 1 | 1 | 0 |   |   |    |
| СЧП0->        | 0 | 1 | 1 | 0 |   |    |
| ЧП1           | 0 | 0 | 0 |   |   |    |
| СЧП1=СЧП0+ЧП1 | 0 | 1 | 1 | 0 |   |    |
| СЧП1->        | 0 | 0 | 1 | 1 | 0 |    |
| <b>ЧП2</b>    | 1 | 1 | 0 |   |   |    |
| СЧП2=СЧП1+ЧП2 | 1 | 1 | 1 | 1 | 0 | 30 |

**(+)** n-разрядный сумматор и шины данных.

Организация ЭВМ ИУ6

#### Матричные умножители



Организация ЭВМ ИУ6

### Матричные умножители





# Древовидные умножители (схема Уоллеса)



Матричные умножители





Организация ЭВМ ИУ6

# Наращивание размерности умножителей

### Конвейеризация умножителей





#### Устройства целочисленного деления



#### Деление с восстановлением остатка

Организация ЭВМ ИУ6



Организация

ЭВМ

## Схема АЛУ для целочисленного деления



## Форматы представления чисел с плавающей запятой (по стандарту IEEE 754 и 784).

Мантисса М числа представляется в нормализованном виде (старший разряд не сохраняется).

+ 1.0001 \* 
$$2^{+011} = 8.5 = 0$$
 10000010 00010...0 Нормализованная мантисса

| Формат             | Длина<br>числа | Длина<br>мантиссы | Длина<br>порядка | Смещение<br>порядка | Диапазон<br>чисел                       |
|--------------------|----------------|-------------------|------------------|---------------------|-----------------------------------------|
| Короткий формат    | 32             | 24                | 8                | +127                | 10 <sup>-38</sup> 10 <sup>+38</sup>     |
| Длинный формат     | 64             | 53                | 11               | +1023               | 10 <sup>-308</sup> 10 <sup>+308</sup>   |
| Расширенный формат | 80             | 64                | 15               | +16383              | 10 <sup>-4932</sup> 10 <sup>+4932</sup> |

Организация ЭВМ ИУ6

#### Специальные числовые значения.



| Название                       | Ситуация                                                                           | Реакция                                                 |
|--------------------------------|------------------------------------------------------------------------------------|---------------------------------------------------------|
| Денормализо-<br>ванный операнд | Один из операндов или<br>результат – ненормализованы                               | Продолжение<br>операции                                 |
| Деление на<br>ноль             | Делитель равен нулю, а<br>делимое не ноль и не<br>бесконечность                    | Результат – бесконечность со знаком                     |
| Переполнение                   | Результат операции не представим в указанном формате (слишком большой по модулю)   | Результат – наибольшее числи или бесконечность          |
| Антиперепол-<br>нение          | Результат операции не представим в указанном формате (слишком маленький по модулю) | Результат –<br>денормализо-<br>ванное число<br>или ноль |
| Точность                       | Результат операции не представим в указанном формате (мало цифр)                   | Округление                                              |

Организация ЭВМ ИУ6

#### Структура FPU.



#### Операции над числами с плавающей запятой.

#### 1. Подготовительный этап.

- Разделение упакованного ЧПЗ на группы М,П,З.
- Проверка на специальное числовое значение.

#### 2. Выполнение операции.

- Приведение порядков.
- Определение знака результата.
- Определение мантиссы результата.
- Определение порядка результата.
- Проверка на переполнение, потери значимости мантиссы, потери значимости порядка, неточности, деления на 0.

#### 3. Заключительный этап.

- Проверка на специальное числовое значение.
- Нормализация результата.
- Проверка на переполнение, потери значимости порядка.
- Упаковка полей 3,П,М в ЧПЗ.

## Организация операций сложения и вычитания над числами с плавающей запятой.

- 1. Подготовительный этап
- 2. Определение меньшего из двух порядков и проведение операции выравнивания порядков (сдвиг вправо на разность порядков).
- 3. Проверка на потерю значимости одного операнда (неточность).
- 4. Определение результирующего порядка как максимума.
- 5. Сложение мантисс и определение знака результата.
- 6. Проверка на переполнение мантиссы. Если да, то сдвигаем мантиссу вправо и увеличиваем порядок на 1.
- 7. Проверка на переполнение порядка.
- 8. Заключительный этап.

#### Организация операций умножения чисел с плавающей запятой.

- 1. Подготовительный этап
- 2. Проверка (M1=0 или M2=0). Если да, то P=0.
- 3. Определение порядка результата: Пр = П1+П2-С.
- 4. Проверка на переполнение порядка.
- 5. Определение мантиссы результата: Mp = M1\*M2.
- 6. Определение знака результата.
- 7. Заключительный этап.

Организация ЭВМ

#### Организация операций деления чисел с плавающей запятой.

- 1. Подготовительный этап
- 2. Проверка (М1=0 или М2=0). Если деление на ноль, то +/-бесконечность или ошибка.
- 3. Определение порядка результата: Пр = П1-П2+С.
- 4. Проверка на переполнение порядка.
- 5. Определение мантиссы результата: Мр = M1\*(1/M2).
- 6. Определение знака результата.
- 7. Заключительный этап.

TABLE 6-5 Floating-Point Multiplication

| MULTIPLICATION<br>Instruction                      | Result from the operation includes one or more of the following:  Number in f register. See Trap Event on page 132.  Exception bit set. See TABLE 6-12.  Trap occurs. See abbreviations in TABLE 6-12.  Underflow/overflow can occur. |                   |                                      |                                                 |
|----------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--------------------------------------|-------------------------------------------------|
| FMUL $rs_1$ , $rs_2$ $[rs_2, rs_3] \rightarrow rd$ | Masked Exceptio                                                                                                                                                                                                                       | n, TEM = 0        | Enabled Excep                        | ption, TEM = 1                                  |
|                                                    | Destination Register<br>Written (rd)                                                                                                                                                                                                  | Flag(s)           | Destination Register<br>Written (rd) | Flag(s), Trap                                   |
| +0, [+0 +Normal]                                   | +0                                                                                                                                                                                                                                    | None set.         | +0                                   | None set.                                       |
| +0, [-0 -Normal]                                   | -0                                                                                                                                                                                                                                    | None set.         | -0                                   | None set.                                       |
| -0, [+0 +Normal]                                   | -0                                                                                                                                                                                                                                    | None set.         | -0                                   | None set.                                       |
| -0, [-0 -Normal]                                   | +0                                                                                                                                                                                                                                    | None set.         | +0                                   | None set.                                       |
| +0, +Infinity                                      | QNaN                                                                                                                                                                                                                                  | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap <sup>1</sup> enabled. |
| +0, -Infinity                                      | биям                                                                                                                                                                                                                                  | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap enabled.              |
| -0, +Infinity                                      | биям                                                                                                                                                                                                                                  | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap enabled.              |
| -0, -Infinity                                      | бияи                                                                                                                                                                                                                                  | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap enabled.              |
| ±Normal, ±Normal                                   | Can underflow/<br>overflow. See 6.5.                                                                                                                                                                                                  |                   | Can underflow/<br>overflow. See 6.5. |                                                 |
| [+Normal +Infinity], +Infinity                     | +Infinity                                                                                                                                                                                                                             | None set.         | +Infinity                            | None set.                                       |
| [+Normal +Infinity], -Infinity                     | -Infinity                                                                                                                                                                                                                             | None set.         | -Infinity                            | None set.                                       |
| [-Normal -Infinity], +Infinity                     | -Infinity                                                                                                                                                                                                                             | None set.         | -Infinity                            | None set.                                       |
| [-Normal -Infinity], -Infinity                     | +Infinity                                                                                                                                                                                                                             | None set.         | +Infinity                            | None set.                                       |

1.IEEE trap means fp\_exception\_IEEE\_754.

TABLE 6-3 Floating-Point Addition

| Result from the operation includes one or more of the following:  Number in f register. See Trap Event on page 132.  Exception bit set. See TABLE 6-12.  Trap occurs. See abbreviations in TABLE 6-12.  Underflow/overflow can occur. |                                        |                                                     |                                        |                                                      |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------|-----------------------------------------------------|----------------------------------------|------------------------------------------------------|
| FADD $rs_1$ , $rs_2$ [ $rs_2$ ,<br>$rs_1$ ] $\rightarrow rd$                                                                                                                                                                          | Masked Exception                       | , TEM = 0                                           | Enabled Except                         | tion, TEM - 1                                        |
| rs <sub>II</sub> → ru                                                                                                                                                                                                                 | Destination Register<br>Written (rd)   | Flag(s)                                             | Destination Register<br>Written (rd)   | Flag(s), Trap                                        |
| +0, +0                                                                                                                                                                                                                                | +0                                     | None set.                                           | +0                                     | None set.                                            |
| +0, -0                                                                                                                                                                                                                                | +0 (FSR.RD = 0,1,2)<br>-0 (FSR.RD = 3) | None set.                                           | +0 (FSR.RD = 0,1,2)<br>-0 (FSR.RD = 3) | None set.                                            |
| -0, -0                                                                                                                                                                                                                                | -0                                     | None set.                                           | -0                                     | None set.                                            |
| ±0, +Normal                                                                                                                                                                                                                           | +Normal                                | None set.                                           | +Normal                                | None set.                                            |
| ±0, -Normal                                                                                                                                                                                                                           | -Normal                                | None set.                                           | -Normal                                | None set.                                            |
| ±0, +Infinity                                                                                                                                                                                                                         | +Infinity                              | None set.                                           | +Infinity                              | None set.                                            |
| ±0, -Infinity                                                                                                                                                                                                                         | -Infinity                              | None set.                                           | -Infinity                              | None set.                                            |
| ±Normal, +Infinity                                                                                                                                                                                                                    | +Infinity                              | Asserts ofc, ofa,<br>nvc, nva.                      | No                                     | Asserts ofc, nvc.<br>IEEE trap <sup>1</sup> enabled. |
| ±Normal, -Infinity                                                                                                                                                                                                                    | -Infinity                              | Asserts ofc, ofa,<br>nvc, nva.                      | No                                     | Asserts ofc, nvc.<br>IEEE trap enabled.              |
| +Normal, +Normal                                                                                                                                                                                                                      | Can overflow. S                        | ee 6.5.3.                                           | Can overflow                           | . See 6.5.3.                                         |
| +Normal, -Normal                                                                                                                                                                                                                      | ±Norma                                 | l                                                   | Normal                                 |                                                      |
| -Normal, +Normal                                                                                                                                                                                                                      | ±Norma                                 | l                                                   | Nor                                    | mal                                                  |
| -Normal, -Normal                                                                                                                                                                                                                      | Can underflow.                         | Can underflow. See 6.5.4. Can underflow. See 6.5.4. |                                        | w. See 6.5.4.                                        |
| +Infinity, +Infinity                                                                                                                                                                                                                  | +Infinity                              | None set.                                           | +Infinity None set.                    |                                                      |
| +Infinity, -Infinity                                                                                                                                                                                                                  | QNaN                                   | Asserts nvc, nva.                                   | No                                     | Asserts nvc.<br>IEEE trap enabled.                   |
| -Infinity, +Infinity                                                                                                                                                                                                                  | QNaN                                   | Asserts nvc, nva.                                   | No                                     | Asserts nvc.<br>IEEE trap enabled.                   |
| -Infinity, -Infinity                                                                                                                                                                                                                  | -Infinity                              | None set.                                           | -Infinity                              | None set.                                            |

1.IEEE trap means fp\_exception\_IEEE\_754.

TABLE 6-6 Floating-Point Division

| DIVISION<br>Instruction             | Result from the operation includes one or more of the following:  Number in f register. See Trap Event on page 132.  Exception bit set. See TABLE 6-12.  Trap occurs. See abbreviations in TABLE 6-12.  Underflow/overflow can occur. |                   |                                      |                                                 |
|-------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|--------------------------------------|-------------------------------------------------|
|                                     | Masked Exception,                                                                                                                                                                                                                     | TEM - 0           | Enabled Exception                    | , TEM - 1                                       |
| FDIV $rs_1$ , $rs_2 \rightarrow rd$ | Destination Register<br>Written (rd)                                                                                                                                                                                                  | Flag(s)           | Destination Register<br>Written (rd) | Flag(s), Trap                                   |
| ±0, ±0                              | sign=0, expo=111111,<br>frac=111111 (QNaN)                                                                                                                                                                                            | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap <sup>1</sup> enabled. |
| ±0, ±Normal                         | ±0                                                                                                                                                                                                                                    | None set.         | ±0                                   | None set.                                       |
| ±0, ±Infinity                       | ±0                                                                                                                                                                                                                                    | None set.         | ±0                                   | None set.                                       |
| +Normal, +0                         | +Infinity                                                                                                                                                                                                                             | Asserts nvc, nva. | No                                   | Asserts dzc, nvc.<br>IEEE trap enabled.         |
| +Normal, -0                         | -Infinity                                                                                                                                                                                                                             | Asserts nvc, nva. | No                                   | Asserts dzc, nvc.<br>IEEE trap enabled.         |
| -Normal, +0                         | -Infinity                                                                                                                                                                                                                             | Asserts nvc, nva. | No                                   | Asserts dzc, nvc.<br>IEEE trap enabled.         |
| -Normal, -0                         | +Infinity                                                                                                                                                                                                                             | Asserts nvc, nva. | No                                   | Asserts dzc, nvc.<br>IEEE trap enabled.         |
| ±Normal, ±Normal                    | Can underflow/overflow.<br>See 6.5.                                                                                                                                                                                                   |                   | Can underflow/overflow.<br>See 6.5.  |                                                 |
| ±Infinity, ±Infinity                | QNaN                                                                                                                                                                                                                                  | Asserts nvc, nva. | No                                   | Asserts nvc.<br>IEEE trap enabled.              |
| +Infinity, +Normal                  | +Infinity                                                                                                                                                                                                                             | None set.         | +Infinity                            | None set.                                       |
| +Infinity, -Normal                  | -Infinity                                                                                                                                                                                                                             | None set.         | -Infinity                            | None set.                                       |
| -Infinity, +Normal                  | -Infinity                                                                                                                                                                                                                             | None set.         | -Infinity                            | None set.                                       |
| -Infinity, -Normal                  | +Infinity                                                                                                                                                                                                                             | None set.         | +Infinity                            | None set.                                       |

1.IEEE trap means fp\_exception\_IEEE\_754.

## Устройства выполнения векторных операций (Эльбрус1,Intel,AMD,Sun,IBM,MIPS).

Устройство выполнения целочисленных ММХ операций (MultiMedia eXtensions, Intel) и SSE операций (Streaming SIMD Extension) предназначены для ускорения приложений, ориентированных на выполнение однотипных действий с большими массивами целочисленных и вещественных данных. С данными такого типа обычно работают мультимедийные, графические и коммуникационные программы.

Операнды MMX и SSE операций упакованы в группы по 32,64,80,128 разрядов. Выполнение арифметических операций над операндами группы выполняются параллельно.

Технология SIMD (ИТМ и ВТ, Эльбрус 1) 1978 год Технология MMX (Intel Pentium MMX, Intel P6, ...) 1992 год Технология SSE (Intel P6, Intel NetBurst, ...) Технология 3DNow (AMD K6, ...) Технология AltiVec (IBM PowerPC) Технология VIS (Sun UltraSPARC II) Технология ASE (MIPS 24KE, 74K)

Организация ЭВМ ИУ6

### SISD/SIMD/Streaming



### **SIMD**

- SIMD (single instruction multiple data) обеспечивает выполнение одной команды сразу над несколькими операндами
- PADDW MM0, MM1



# IA-32 SIMD расширение

MMX (<u>Multimedia Extension</u>) была впервые реализована в 1996 (Pentium MMX и Pentium II).

SSE (<u>Streaming SIMD Extension</u>) был включен в состав Pentium III.

SSE2 выл включен в Pentium 4.

SSE3 выл включен в Pentium 4 с поддержкой Hyperthreading.

#### Форматы чисел в микропроцессорах Intel, AMD



Организация ЭВМ ИУ6

### MMX реализация в IA



## **ММХ** команды

|            | Category                                             | Wraparound                                                                     | Signed Saturation                      | Unsigned<br>Saturation                     |
|------------|------------------------------------------------------|--------------------------------------------------------------------------------|----------------------------------------|--------------------------------------------|
| Arithmetic | Addition Subtraction Multiplication Multiply and Add | PADDB, PADDW,<br>PADDD<br>PSUBB, PSUBW,<br>PSUBD<br>PMULL, PMULH<br>PMADD      | PADDSB,<br>PADDSW<br>PSUBSB,<br>PSUBSW | PADDUSB,<br>PADDUSW<br>PSUBUSB,<br>PSUBUSW |
| Comparison | Compare for Equal  Compare for Greater Than          | PCMPEQB, PCMPEQW, PCMPEQD PCMPGTPB, PCMPGTPW, PCMPGTPD                         |                                        |                                            |
| Conversion | Pack                                                 |                                                                                | PACKSSWB,<br>PACKSSDW                  | PACKUSWB                                   |
| Unpack     | Unpack High<br>Unpack Low                            | PUNPCKHBW,<br>PUNPCKHWD,<br>PUNPCKHDQ<br>PUNPCKLBW,<br>PUNPCKLWD,<br>PUNPCKLDQ |                                        |                                            |

## **ММХ** команды

|                    |                                                                     | Packed                                       | Full Quadword                |
|--------------------|---------------------------------------------------------------------|----------------------------------------------|------------------------------|
| Logical            | And<br>And Not<br>Or<br>Exclusive OR                                |                                              | PAND<br>PANDN<br>POR<br>PXOR |
| Shift              | Shift Left Logical<br>Shift Right Logical<br>Shift Right Arithmetic | PSLLW, PSLLD<br>PSRLW, PSRLD<br>PSRAW, PSRAD | PSLLQ<br>PSRLQ               |
|                    |                                                                     | Doubleword Transfers                         | Quadword Transfers           |
| Data Transfer      | Register to Register<br>Load from Memory<br>Store to Memory         | MOVD<br>MOVD<br>MOVD                         | MOVQ<br>MOVQ<br>MOVQ         |
| Empty MMX<br>State |                                                                     | EMMS                                         |                              |

### SSE регистры



### Пакетные операци SSE (packed)



• ADDPS/SUBPS: пакетная операция одинарной точности

### SSE скалярная операция



• ADDSS/SUBSS: скалярная операция одинарной точности